• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

stm8s系列用外部晶振抗干扰能力差怎么解决

hangtao 2019-02-15 浏览量:982
stm8s系列用外部晶振抗干扰能力差怎么解决
0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
最佳答案
  • 先从硬件上看看,你的布线 不是太长了,你的匹配电容的选择容值是不是与晶振的差太多了

    还有你的晶振是不是正品

    你的软件上对于时钟的配置 是不是对的

    • 发布于 2019-03-10
    • 举报
    • 评论 0
    • 0
    • 0

其他答案 数量:13
  • 这个不是晶振的抗干扰能力差,而是你的布线导致的
    • 发布于2019-02-16
    • 举报
    • 评论 0
    • 1
    • 0

  • 首先从布线入手,晶振必须尽可能靠近单片机引脚,匹配电容参数值要正确,晶振包地处理。如果你用的时无源晶振,可以用有源晶振试试,有源晶振抗干扰能力比无源晶振强
    • 发布于2019-02-17
    • 举报
    • 评论 0
    • 0
    • 0

  • 用有源晶振,外壳接地,使用性能好的震荡电容,较好的布线和布局,使用更好的晶振
    • 发布于2019-02-19
    • 举报
    • 评论 0
    • 0
    • 0

  • 这个唯二的解决方法就是使用有源晶振或者直接用内部晶振,内部晶振较为稳定。
    • 发布于2019-02-23
    • 举报
    • 评论 0
    • 0
    • 0

  • 晶振离单片机引脚尽量近点,匹配电容要选正确。晶振外壳焊上引线接地
    • 发布于2019-02-24
    • 举报
    • 评论 0
    • 0
    • 0

  • 外部晶振布线的时候尽可能靠近单片机,然后外部晶振的匹配电容要选好
    • 发布于2019-02-25
    • 举报
    • 评论 0
    • 0
    • 0

  • 调整布线,屏蔽外壳接地
    • 发布于2019-02-26
    • 举报
    • 评论 0
    • 0
    • 0

  • 布线的时候晶振附近不要有干扰源,晶振信号做好包地隔离,千万不要在附近放高频元件或者大功率电感!
    • 发布于2019-02-27
    • 举报
    • 评论 0
    • 0
    • 0

  • 晶振靠近芯片放置,周边走线绕开晶振等,再试试
    • 发布于2019-02-27
    • 举报
    • 评论 0
    • 0
    • 0

  • 尽量靠近单片机的引脚 

    晶振外壳接地

    • 发布于2019-02-28
    • 举报
    • 评论 0
    • 0
    • 0

  • 可能是布线引起的,比如走线太长
    • 发布于2019-02-28
    • 举报
    • 评论 0
    • 0
    • 0

相关问题

问题达人换一批

stm8s系列用外部晶振抗干扰能力差怎么解决