1Mhz还不算很高,所以可以采用 数字电路中介绍的 最简单的二倍频实现电路构造(这样可以没有锁相环),大致就是一个同或门+上升沿有效的D触发器即可。
此外用FPGA也有对应的实现,大致的实现语句为(Verilog HDL语言):
module frequency_multiplier
(
input clk
output out_clk
);
reg temp_mul;
assign out_clk = ~(clk ^ ~temp_mul);
always @(posedge out_clk)
begin
temp_mul <= ~temp_mul ;
end
endmodule
对应这么低频率的直接倍频芯片,反而不好找,现在专门处理倍频的芯片一般都是针对GHz级别的。