• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

上拉电阻的问题

Spirit 2019-01-15 浏览量:1007

一般IIC和SPI接口建议加上拉电阻

但有时(比如SPI)不上拉,或使用内部上拉也能正常运行。


请问,上拉主要与什么有关?是否高波特率必须强上拉?

一般上拉电阻选取多大阻值?

0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
最佳答案
  • spi不需要加的,加的话也是加在片选脚,只要记住推挽模式就不用加。开漏输出模式就要加,电阻小速度快,电阻大速度慢
    • 发布于 2019-01-15
    • 举报
    • 评论 1
    • 1
    • 0
2016大圣 回复了 yhj416606438:点赞 回复

其他答案 数量:12
2016大圣 回复了 大大的木头 :点赞 回复

2016大圣 回复了 Wyatt0007 :点赞 回复

  • 以IIC为例,上拉电阻一般有一个选取范围,不能过高也不能过低,以RC充放电时间为标准。电阻阻值太高,信号上升速度有可能不符合传输要求,影响总线驱动能力;阻值太低则会使灌电流过大,有可能损坏端口
    • 发布于2019-01-15
    • 举报
    • 评论 1
    • 0
    • 0
2016大圣 回复了 疯狂的抹布 :点赞 回复

  • IIC管脚配置是OD输出,加上拉增强驱动力,防止MCU无法驱动设备的
    • 发布于2019-01-15
    • 举报
    • 评论 0
    • 0
    • 0

  • 上拉电阻会在这几个点用到

    1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5伏), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。


    2、OC门电路必须使用上拉电阻,以提高输出的高电平值。

    3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

    4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。

    5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。

    6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。

    7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。
    • 发布于2019-01-15
    • 举报
    • 评论 0
    • 0
    • 0

  • 上拉是增加带负载能力,如果总线上面的设备不多,可以不加额外的上拉电阻
    • 发布于2019-01-19
    • 举报
    • 评论 0
    • 0
    • 0

  • 其实你可以调整下参数,看看电阻值变化时候的变化
    • 发布于2019-01-19
    • 举报
    • 评论 0
    • 0
    • 0

  • 内部上拉的作用和外部上拉是一样的,只要不影响通信直接用内部上拉即可,上拉可以增加负载能力。
    • 发布于2019-01-30
    • 举报
    • 评论 0
    • 0
    • 0

  • 上拉电阻可以增强你的驱动负载的能力
    • 发布于2019-02-15
    • 举报
    • 评论 0
    • 0
    • 0

  • 上拉电阻要根据你的总线速度来设置,不能直接用一个固定的参数
    • 发布于2019-02-23
    • 举报
    • 评论 0
    • 0
    • 0

  • 里面可以用内部上拉的话就是把VCC连接到信号线做驱动
    • 发布于2019-02-27
    • 举报
    • 评论 0
    • 0
    • 0

相关问题

问题达人换一批

上拉电阻的问题