• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

PCB在布局布线过程中如何有效的避免EMI问题?

GIT_MAKER 2019-09-17 浏览量:915
PCB在布局布线过程中如何有效的避免EMI问题?
0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
最佳答案
  • 这个主要还是需要借鉴经验的,调试的过程中也会出现需要改善的地方:

    1、共模EMI干扰源(如在电源汇流排形成的瞬态电压在去耦路径的电感两端形成的电压降)


    在电源层用低数值的电感,电感所合成的瞬态信号就会减少,共模EMI从而减少。


    减少电源层到IC电源引脚连线的长度。


    使用3-6 mil的PCB层间距和FR4介电材料。


    2、电磁屏蔽


    尽量把信号走线放在同一PCB层,而且要接近电源层或接地层。


    电源层要尽量靠近接地层


    3、零件的布局 (布局的不同都会影响到电路的干扰和抗干扰能力)


    根据电路中不同的功能进行分块处理(例如解调电路、高频放大电路及混频电路等) ,在这个过程中把强和弱的电信号分开,数字和模拟信号电路都要分开


    各部分电路的滤波网络必须就近连接,这样不仅可以减小辐,这样可以提高电路的抗干扰能力和减少被干扰的机会。


    易受干扰的零件在布局时应尽量避开干扰源,例如数据处理板上CPU的干扰等。


    4、布线的考虑(不合理的布线会造成信号线之间的交叉干扰)


    不能有走线贴近PCB板的边框,以免于制作时造成断线。


    电源线要宽,环路电阻便会因而减少。


    信号线尽可能短,并且减少过孔数目。


    拐角的布线不可以用直角方法,应以135°角为佳。


    数字电路与模拟电路应以地线隔离,数字地线与模拟地线都要分离,最后接电源地。


    减少电磁干扰是PCB板设计重要的一环,只要在设计时多往这一边想自然在产品测验如EMC测验中便会更易合格。

    • 发布于 2019-09-17
    • 举报
    • 评论 0
    • 0
    • 0

其他答案 数量:3
  • 模数电路分开布线,还有就是接口处滤波器和保护器件,容易被干扰或者会发射干扰的电路要用屏蔽罩,连接线用磁环,高速信号还需要屏蔽线
    • 发布于2019-09-17
    • 举报
    • 评论 0
    • 0
    • 0

  • 这个问题在这里几句是说不清的,距离、接地、屏蔽、共地这几点把握好,一般的板子是没问题de
    • 发布于2019-09-17
    • 举报
    • 评论 0
    • 0
    • 0

  • 这是一个十分大的命题,都不是简单几句话的问题啦,甚至专门的一个专业方向都是研究这个问题的。


    不过一些基本的原则还是有的:

    1. 合理进行隔离,比如模拟和数字隔离、高频和低频隔离,一组信号线间的隔离及与其他线的间隔等等

    2. 减少尖端放电,走线的要求不能有尖的地方

    3. 合理的进行屏蔽,特别是一些特殊的器件需要专门的屏蔽

    • 发布于2019-09-17
    • 举报
    • 评论 0
    • 0
    • 0

相关问题

问题达人换一批

PCB在布局布线过程中如何有效的避免EMI问题?