• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

采样保持电路是什么原理

牛妞小小 2020-11-17 浏览量:927
采样保持电路是什么原理,与没有原理图和分析。
0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
最佳答案
  • 采样保持电路说穿了就2个效果

    1. 采样开始时记录一个状态

    2. ADC处理中,防止后续状态对保持状态的干扰


    这里需要明确ADC处理是需要一个过程的(虽然很短,但并不为0),这样在ADC处理过程中 如果没有保持电路,则其实 ADC的输出是不稳定的,如果在其中 采样位的值发生急剧变化,则ADC的输出和采样点的实际差异会很大,而保持电路就是为了防止这样情况的,它大致的流程是

    1. 开始采样时(采样点),打开某个开关(同步开关),让采样点状态同步进入某个可以保持的电路

    2. 断开开关,让ADC处理保持的状态

    3. ADC输出值

    4. 等待下次采样

    在这个过程中,ADC只工作在采样数据同步开关关闭的时候,这时,状态已经维持在某个电路中,已经不受实际检测电路采样位置状态变化影响。

    • 发布于 2020-11-18
    • 举报
    • 评论 0
    • 1
    • 0

其他答案 数量:0

相关问题

问题达人换一批

采样保持电路是什么原理