• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

edp屏接口信号线上的隔直电容为何要靠近处理器这边放置

beilldg 2016-11-22 浏览量:5227
edp屏接口差分信号线上的隔直电容为何要靠近处理器这边放置?
好像离得远,显示会不正常

edp信号是从处理器出来,经过电容,然后直接接到屏的
0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
所有亮答 数量:4
  • LVDS和eDP都是差分訊號傳輸的,所以它們會在傳送和接收端點地方做耦合和阻抗匹配(訊號走線長度/寬度都會影響阻抗),又接收端的電容/電阻已內置的情況下,那麼就只剩下傳送端的電容/電阻了,所以靠CPU這邊放置,一般是使用純電容做法,低成本且有不錯表現,這裡的電容是屬於交流耦合電容,不算隔直電容用法,以下是接收端的交流耦合電容的示意圖,傳送端同理

    以上希望對您有用


  • 对于这种高速的信号,说白了就是要确保信号的质量。

    那么电容靠近放置和距离远放置就会影响信号质量,当然靠近放置信号质量会好,一般都是如此来。

    具体分析,电容靠近放置,edp通过交流耦合信号方式取得传输的信号情况,对于高速信号来说,我需要保证到达接收端的

    信号是正确,我们想要的,电容靠近放置,出来的信号是更短的走线,更小的回流路径(信号都是有参考平面,差分也是如此),那么其所产生的阻抗更小,终端阻抗匹配走线的阻抗影响更小,同时引入干扰(不管是共模的还是差模的)的可能性更小,虽然差分信号很经受共模信号的干扰,但是过长的回流路径和走线的阻抗影响(更多的是感抗)对差分信号是存在畸变(上线沿变慢,有过冲或者下冲),造成接收端的识别错误。

    理论上说,如果走线阻抗和传输能量控制的好,电容放哪边影响不大,但是对于高速信号来说,走线的阻抗在高频特性上很影响信号传输,所以为减小过多的影响,都是短走线,短回流路径,做匹配。

  • 线有等效电阻电感的啊,电容位置不一样,信号当然不一样了,就像下面这两个图(草图),下面那个图模拟了导线比较长的情况

相关问题

问题达人换一批

edp屏接口信号线上的隔直电容为何要靠近处理器这边放置