• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

如何通过电源去耦来保持电源进入集成电路(IC)的低阻抗?

1496145bcf697317 2019-01-28 浏览量:429
如放大器和转换器等模拟集成电路​具有至少两个或两个以上电源引脚。对于单电源器件,其中一个引脚通常连接到地。如ADC和DAC等混合信号器件可以具有模拟和数字电源电压以及I/O电压。像FPGA这样的数字IC还可以具有多个电源电压,例如内核电压、存储器电压和I/O电压。如何通过电源去耦来保持电源进入集成电路(IC)的低阻抗?
0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
最佳答案
  • 放大器对电源电压变化的灵敏度通常用电源抑制比(PSRR)来量化,其定义为电源电压变化与输出电压变化的比值。

    尽管数据手册中可能没有给出实际的PSRR,数据转换器和其他混合信号IC的性能也会随着电源上的噪声而降低。电源噪声也会以多种方式影响数字电路,包括降低逻辑电平噪声容限,由于时钟抖动而产生时序错误。
    ? 适当的局部去耦在PCB上是必不可少的
    ​通过使用尽可能短的连接,将适当类型的局部去耦电容直接连接到电源引脚和接地层之间,可以最大限度地降低对功率噪声和纹波的灵敏度。

    ​选择正确类型的去耦电容
    低频噪声去耦通常需要用电解电容(典型值为1µF至100µF),以此作为低频瞬态电流的电荷库。
    ​有去耦电容必须直接连接到低电感接地层才有效。​

    铁氧体磁珠并非始终必要,但可以增强高频噪声隔离和去耦,通常较为有利。这里可能需要验证磁珠永远不会饱和,特别是在运算放大器驱动高输出电流时。当铁氧体饱和时,它就会变为非线性,失去滤波特性。​

    • 发布于 2019-02-02
    • 举报
    • 评论 0
    • 0
    • 0

其他答案 数量:7
  • 多电压的话,每个额供电之间都串一个贴片的小电感,电容滤波就可以
    • 发布于2019-01-29
    • 举报
    • 评论 0
    • 0
    • 0

  • 去耦需要多个电容,不同的电容都是需要不同的去耦电容来处理的
    • 发布于2019-01-30
    • 举报
    • 评论 0
    • 0
    • 0

  • 一般在芯片的每个供电pin上都会放一个0.1u小电容
    • 发布于2019-01-31
    • 举报
    • 评论 0
    • 0
    • 0

  • 一般高速数字电路用多个引脚来输出电源,比如sdram有很多供电脚,每个供电都要旁路电路,还有stm32单片机也有很多供电引脚
    • 发布于2019-02-02
    • 举报
    • 评论 0
    • 0
    • 0

  • 一般是多个电容并在一起去耦,你看那些开发板的原理图就知道
    • 发布于2019-02-22
    • 举报
    • 评论 0
    • 0
    • 0

  • 去耦就是多个不同容值的电流并在电源的入口
    • 发布于2019-02-23
    • 举报
    • 评论 0
    • 0
    • 0

  • 可以使用多电容调节并联在一起看波形
    • 发布于2019-02-23
    • 举报
    • 评论 0
    • 0
    • 0

相关问题

问题达人换一批

如何通过电源去耦来保持电源进入集成电路(IC)的低阻抗?