FPGA Verilog HDL 语言实现两路信号相位差
最近学习使用MBI5153设计一个小的RGB点阵屏 遇到许多问题,需要一些例程来帮忙。
看到介绍时序逻辑里面通常用非阻塞赋值,组合逻辑里面通常使用阻塞赋值,具体怎么理解?有什么详细的使用场景介绍没?什么时候该用阻塞赋值,什么时候该用非阻塞赋值?
前一段时间调试DSP28335与xilinx fpga进行双口RAM通信,fpga调用双口ram IP核,时钟配置为75M,DSP的xintf接口的时钟配置为150M或者75M,但是在150M时两端通信才稳定,75M时配置时数据不稳定,有什么解决方法吗
想把FPGA(Altera Cyclone IV)的扩展IO引脚作为输入直接采集信号,请问除了电压外,对输入电流有要求吗,最大能够承受多大的电流而不至于烧坏开发板?
以EP4CE10F17C8N为例,请问这个FPGA的IO口灌电流和拉电流最大是多少?是否可以直接接光耦?
我是做FPGA芯片设计的,师兄给了一个任务,还让我做测试报告,现在手里有spi模块的工程和驱动代码,我应该从哪里开始看,怎样才算彻底看懂了spi通信协议,求大佬指点一二,最好详细说明