电子芯吧客
电子芯吧客
电子工程师技术服务社区
全部
问答
试用
文章
评测
下载
样片
Spice 噪声分析导论笔记       本章中使用电路仿真包“TINA Spice”来分析运放电路,本章内容,介绍TINA噪声分析并且展示对运放宏模型可以精确模拟噪声的证明过程 TINA Spice中运行噪声分析 运行噪声分析前,最好先运行DC节点分析来保证电路连接正确(别到头来发现电路都给画错了那就很有挫败感了),如果设备工...
陌路绝途 2014-06-17 16:21:17 浏览量:1729
Type-C全称USB Type-C接口,是一种全新的USB接口形式,它伴随最新的USB3.1标准横空出世。 何为USB Type-C 2013年12月,USB 3.0推广小组已经宣布了下一代的USB 3.1标准,将新增Type-C连接器规格,最大特色为采用小型化设计以符合行动产品的应用需求,同时不再有正反面之差别。 在2014年4月于深圳举行的...
致尚微电子 2015-07-17 17:12:56 浏览量:649
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构...
US 2016-02-27 15:13:03 浏览量:554
一位孜孜不倦求学者的攀登之路(同学发来的笔记文档) 关于约束,时序分析的问题汇总 关于约束、时序分析的问题,比如:如何设置setup,hold时间?如何使用全局时钟和第二全局时钟(长线资源)?如何进行分组约束?如何约束某部分组合逻辑?如何通过约束保证异步时钟域之间的数据交换可靠?如何...
starysoul 2015-11-24 21:48:39 浏览量:474
一位孜孜不倦求学者的攀登之路(同学发来的笔记文档) 关于约束,时序分析的问题汇总 关于约束、时序分析的问题,比如:如何设置setup,hold时间?如何使用全局时钟和第二全局时钟(长线资源)?如何进行分组约束?如何约束某部分组合逻辑?如何通过约束保证异步时钟域之间的数据交换可靠?如何...
starysoul 2015-11-24 21:48:35 浏览量:489
概述:          总结一些使用QuartusII软件的小经验,有些技巧性的东西很久不用或者不是经常用到很容易就忘掉,等到用到再到处查找确实费时费力。        1、使用PinPlanner观察Pad         Altera的引脚分配经常会在某些特别标准中存在一些...
coyoo 2014-07-03 09:10:25 浏览量:1424
概述 本文对Altera器件IOE的DDR功能进行简单介绍,DDR寄存器可以在时钟的上升沿和下降沿都采集或者发送数据,我们知道利用此特性FPGA可以实现DDR SDRAM、DDR2 SDRAM、RLDRAM II、QDR SRAM以及QDRII SRAM等存储器控制,这里笔者不是要涉及这些特性,而是特别介绍利用IOE的DDR寄存器实现某些高速串行...
coyoo 2014-06-09 09:24:55 浏览量:4406
最近看了一篇文章,也转到了我的博里了,讲的是lvds、CML以及PECL接口以及相互之间的对接。           个人总结这种差分高速串行接口互联应该注意下面三个问题:         交流耦合或者直流耦合以使信号传输;       直流偏置以满足...
coyoo 2014-01-23 14:26:08 浏览量:732
将具有信号处理功能的FPGA与现实世界相连接,需要使用模数转换器(ADC)或数模转换器(DAC)   一旦执行特定任务,FPGA系统必须与现实世界相连接,而所有工程师都知道现实世界是以模拟信号而非数字信号运转的。这意味着需要在模拟信号域与数字信号域之间进行转换。针对手头工作选择恰当的FPGA时,用户面临着林林总总的...
qiuqiu 2013-07-22 11:24:13 浏览量:520
FPGA的功耗高度依赖于用户的设计,没有哪种单一的方法能够实现这种功耗的降低,如同其它多数事物一样,降低功耗的设计就是一种协调和平衡艺术,在进行低功耗器件的设计时,人们必须仔细权衡性能、易用性、成本、密度以及功率等诸多指标。 目前许多终端市场对可编程逻辑器件设计的低功耗要求越来越苛刻。工程师们在设计如...
大头 2013-07-19 15:58:46 浏览量:424
我使用AD9230,它输出是lvds电平,我把它的数据先接到了FPGA上。比如AD数据线是:AD0+到AD12+和AD0-到AD12-,这些数据在FPGA中怎么处理,是将正的和负的分别相减吗?
xinxin 2013-05-15 20:32:00 浏览量:1126
首先我要声明这是我个人在编译过程中所遇到的错误,如果你们在这个过程中有什么疑问的话可以跟帖说明 首先第一章讲的是Linux的编译过程 首先将厂商提供的lichee.tar.gz 文件通过虚拟机拷贝到ubuntu12.04 系统的工作目录下,可以通过虚拟机共享文件夹的方式或者Samba 方式进行文件拷贝,然后解压该文件,使用...
khuku 2015-09-23 11:03:35 浏览量:819
上海辰汉电子推出基ARM CORTEX A9核心构架飞思卡尔I.MX6x_MDK嵌入式系统开发平台,该平台是目前工业行业最高端最前沿的开发平台 I.MX6xMDK是辰汉电子伴随飞思卡尔发布iMX6处理器后紧跟着推出的面向工业互联网,汽车电子,军工,航天等领域的二次开发参考设计平台。iMX6xMDK有单核和4核版本。分别包含了一颗1.2GHz主频...
辰汉 2014-09-26 14:39:54 浏览量:582
    OK335xD工业级开发平台是由嵌入式工业主板,配套飞凌嵌入式FEt335x系列核心板组成。FEt335X系列工业核心板,基于TI AM3354处理器设计,Cortex-A8内核,主频800MHz。提供包括Linux、WinCE、Andriod操作系统在内的丰富软件资源,客户只需专注于编写产品的应用程序,极大减少产品开发难度、加快产品上市速度。     电...
邦德老王在北京 2014-09-24 18:07:34 浏览量:540
上海辰汉电子推出基ARM CORTEX A9核心构架飞思卡尔I.MX6x_MDK嵌入式系统开发平台,该平台是目前工业行业最高端最前沿的开发平台 I.MX6xMDK是辰汉电子伴随飞思卡尔发布iMX6处理器后紧跟着推出的面向工业互联网,汽车电子,军工,航天等领域的二次开发参考设计平台。iMX6xMDK有单核和4核版本。分别包含了一颗1.2GHz主频...
陌路绝途 2014-08-24 23:44:18 浏览量:427
OK335xS-Ⅱ拥有工业级Coretx—A8 TI AM3354处理器,主频达到800MHz, 1600 DMIPS,硬件3D图形加速,-40℃到+85℃运行温度,多总线、双网口支持,6路串口,支持Linux3.2和WinCE6.0。整板尺寸104.2mm*81mm,工业级小板设计,真正的工业级开发平台。 OK335x...
gtrjolin1986 2014-07-11 13:55:25 浏览量:5666
   手里有一块群创的7寸屏,一直放着吃灰,懒的折腾,卖了又舍不得。前一阵子为了香蕉派换了个显示器,虽然能接多个设备,通过按键切换来显示,但是有时候还是不方便,干脆把这个屏幕也当成个显示器用吧。     显示器最主要的是要有个壳子,找了半天没找到合适的塑料壳,还是去万能的taobao逛逛,发现了专门给群...
LiuYang 2015-03-09 08:51:57 浏览量:2213
对于速度的渴求始终在增长,传输速率每隔几年就会加倍。这一趋势在诸如计算、SAS和SATA存储方面的PCIe以及云计算中的千兆以太网等很多现代通信系统中很普遍。信息革命对通过传输介质传送数据提出了巨大挑战。目前的传输介质仍然依赖于铜线,数据链路中的信号速率可以达到大于25Gbps,并且端口吞吐量可以大于100Gbps。 ...
630183258 2016-03-18 17:36:09 浏览量:575
一.TTL TTL 集成电路的主要型式为晶体管-晶体管逻辑门(transistor-transistor logic gate),TTL 大部分都采用5V 电源。 1.输出高电平Uoh 和输出低电平Uol Uoh≥2.4V,Uol≤0.4V   2.输入高电平和输入低电平 Uih≥2.0V,Uil≤0.8V   二.CMOS CMOS 电路是...
SingleYork 2016-02-24 19:22:07 浏览量:1038
我们常常会发现,自己想当然的一些规则或道理往往会存在一些差错。电子工程师在电路设计中也会有这样的例子。下面是一位工程师总结的八大误区点。 现象一:这板子的PCB设计要求不高,就用细一点的线,自动布吧 点评:自动布线必然要占用更大的PCB面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PC...
630183258 2016-02-17 17:14:51 浏览量:778