电子芯吧客
电子芯吧客
电子工程师技术服务社区
全部
问答
试用
文章
评测
下载
样片
LCD显示驱动子板设计概述 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt   SF-LCD子板的各个主要元器件的实物位置如图3.54所示。(特权同学,版权所有) 图3.54 SF-LCD子板实物照片          SF-LCD子...
特权同学 2015-05-15 09:23:58 浏览量:486
基本外设子板详细设计 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt            蜂鸣器电路如图3.47所示。FM信号由FPGA的I/O口控制。当FM为高电平时,Q1的BE导通,则CE导通,蜂鸣器的5V和GND形成回路,发出声音。当FM为...
特权同学 2015-05-13 12:59:02 浏览量:502
基本外设子板设计概述 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt   SF-BASE基本外设子板的各个主要外设芯片的实物位置如图3.44所示。(特权同学,版权所有) 图3.44 SF-BASE子板实物照片         ...
特权同学 2015-05-11 11:02:15 浏览量:530
扩展子板设计概述 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt   如图3.43所示,前面我们围绕FPGA器件设计的核心板,它的诱人之处在于引出的两个32piN插座。这两组可扩展的接口,可以连接各种各样的外设子板,可以作为一个电子爱...
特权同学 2015-05-08 11:42:38 浏览量:576
引脚分配规划和扩展I/O电路 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt            核心板上专门留了一个LED指示灯连接到FPGA引脚上,用于板子的测试。I/O_28输出高电平LED将被导通点亮,低电平LED截止则不亮,其电路如...
特权同学 2015-05-06 11:29:53 浏览量:408
FPGA核心板电路设计架构 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt   核心板除了一颗昂贵的Cyclone III系列FPGA芯片外,电源、复位、时钟、JTAG一个不能少。我们这可颗芯片的电源有三档,即3.3V、2.5V和1.2V。3.3V是供给FPGA...
特权同学 2015-04-20 11:17:17 浏览量:655
USB与并口(特权同学版权所有) 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》(特权同学版权所有) 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt          并口是什么?回答这个问题,其实真的很让人“狂汗”,身为工科男,计算机背后的那些接口都没摸清门道,情何以堪...
特权同学 2015-03-19 09:24:40 浏览量:457
请教论坛大神,三路16位AD同步采集,用Spi把数据串行传送给FPGA,然后在FPGA内部 同步锁存  再送给FIFO缓存,然后并行送出。请问,同步锁存怎么实现,然后需要设计怎样的FIFO,谢谢解惑!
yangdabao 2014-12-04 10:20:47 浏览量:766
众所周知,FPGA的顶层设计方法有: HDL设计文件(文本文件)和电路图设计文件(原理图文件) 如图所示: 个人觉得原理图文件来设计的顶层文件比较适合简单的逻辑设计来使用,用文本文件来编写的顶层文件更适合比较大型的,复杂的项目设计使用。说到用文本文件来设计顶层文件,具体的方法是神马?...
mamba24 2014-10-22 22:22:11 浏览量:1858
Debussy是一套很好的Verilog/VHDL调试工具,可以帮助设计者快速理解复杂的设计,查找和定位设计中存在的问题,提高效率 同时,利用Debussy软件还可以很方便的查看仿真波形,比如说可以查看由HSIM仿真产生的FSDB文件 先给个Debussy软件的安装说明,感兴趣的可以下来看看 Debussy安装步骤_百度文库 http://wenku.bai...
Eagleson 2014-09-09 23:04:37 浏览量:1830
FPGA的验证调试,仿真喜欢使用ModelSim,调试喜欢使用Altera的SiganlTapiI。最近有个板子由于在硬件设计的时候没有预留JTAG,导致无法使用SignalTapiI,调试的时候只能借助示波器。偶尔研究使用了下SignalProbe,简单地说,SignalProbe就是将内部node引到外部pin上。         一般何时使用SignalPr...
coyoo 2014-08-19 12:03:42 浏览量:1423
物理综合优化在老版本QII中是全局设置的,从Quartus II 9.0开始支持对模块(module)、节点(node)等局部进行物理综合优化设置。           随着设计规模越来越大,设计的复杂程度越来越高,外围接口也越来越复杂,逻辑设计的时序收敛的挑战也越来越严峻。在保证代码效率等其他手段的前提下,Alte...
coyoo 2014-07-18 08:55:46 浏览量:1632
 1.基础问题 FPGA的基础就是数字电路和HDL语言,想学好FPGA的人,建议床头都有一本数字电路的书,不管是哪个版本的,这个是基础,多了解也有助于形成硬件设计的思想。 在语言方面,建议初学者学习Verilog语言,VHDL语言语法规范严格,调试起来很慢,Verilog语言容易上手,而且,一般大型企业都是用Verilog语言。 ...
jxfxyd 2014-07-07 10:41:19 浏览量:1769
记录一下使用SignalTapiI探测器件上电初期运行状况。        SignalTapiI可以实时调试FPGA,给FPGA设计调试带来了极大的便利。通常情况下,SignalTapiI只能探测当其Run起来以后器件运行情况,其未Run之前的情况就无法探测得到。往往我们有时候非常需要了解系统中上电伊始某些信号的状况(比如有些...
coyoo 2014-07-04 13:35:24 浏览量:1462
概述:          总结一些使用QuartusII软件的小经验,有些技巧性的东西很久不用或者不是经常用到很容易就忘掉,等到用到再到处查找确实费时费力。        1、使用pinPlanner观察Pad         Altera的引脚分配经常会在某些特别标准中存在一些...
coyoo 2014-07-03 09:10:25 浏览量:1435
因为前一个项目一直还在忙,soc fpga学习和开发时断时续,整个硬件平台的设计还是见缝插针的做出来的,上周末在出差时知道已经贴装好了,就等着调试。 周日开始调试,虽然磕磕碰碰,也算顺利,遇到一些开发软件工具上的问题,自己动手修改了,山不转水转,都通过去了。一开始运行调试debug-host.ds就有问题,ds-5调试界...
coyoo 2014-05-20 13:46:34 浏览量:891
越来越多的信息被收集和存储起来,数据正呈爆炸式增长......大数据时代正在来临,随着云计算概念的提出和云案例的普及, 现有计算机体系架构被摇动了。云扰乱了稳定了多年的IT世界。ARM来了,搅动了处理器市场;微服务器来了,搅动了刀片服务器的形态;虚拟化来了,搅动了应用的边界;总之,计算机世界最近很是乱,有人忙着...
coyoo 2014-05-19 09:39:45 浏览量:1593
在PCIE相关板卡设计中,需要测试和评估数据链路,完整的测试和评估需要价值不菲的测试仪器,在实际工作中如果是FPGA实现PCIE端点的板卡,可以利用FPGA的灵活性,采用合适的制具板完成相关测试工作。在实际工作中我制作了一片PCIE接口测试SMA扩展板为测试提供了硬件基础。 在测试中我们可以利用FPGA内的Transceivers,编...
coyoo 2014-05-14 09:29:47 浏览量:1054