做zynq的FSBL前,我在vivado内创建硬件平台,从板子的原理上看到ps的bank500的BANK io电压是1.8V,而如果我在vivado内的zynq process system内配置为3.3V,如下图所示:
那么bank500的io输出高电平电压是多少,输入低电平电压是多少,输入检测电压在什么范围内为高,又在什么范围内检测为低呢?
一般的高电平下限值等于VDD的0.65倍,上限等于高电平+0.5V左右
低电平一般是-0.5V到0.35倍VDD