這應該是某IC的等效電路,則中間OP為差動OP,即輸入輸出關係為Vref-Vf=Vb
1. 電路正常運作時,因為Vbe>Vt,Vce>0.2,由於E端串接不少電阻,Vce>0.2,所以電晶體操作在Active mode,此時Ie=(hFE+1)*Ib
2. 當Vi開始增大時,Ib電流增大,Ic跟著放大,所以流經E端兩路(R1+Rw+R2)和RL的電流都增加,因此Vf和VL都增加,Vce降低,有可能進入Saturation mode,負載端電壓開始增加所以不穩
3. 這時候Vf增加使得差動OP輸出Vb(由上式)降低,Ib跟著降低,Ic和Ie也跟著降低,流經E端的兩路電阻的電流都降低,因此Vf和VL都降低,Vce增加,確保維持在Active mode,使得負載端電壓維持動態平衡
以上是解答