1. 若是指Analog ASIC,通常Cadence會支援現成的參數仿真值(如741),可將電路設計好直接執行仿真,仿真是用來先行驗證功能和規格是否達標定,如不符合可以進行修改,以免後期製造產生問題而浪費資金,是較好的做法
2. Cadence的話只要在Capture進行原理電路圖設計,之後進行PSPICE仿真模擬即可,轉換成Netlist的過程會自動幫您轉換
3. 優點是可以預先知道是否電路達到規格,是否有問題,缺點是,仿真並未完全考慮到環境因素,如電磁干擾跟高低溫,高壓環境,可能使IC動作異常
以上