• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

VVC和GND的在PCB中的布线走线规则

superzkw 2015-12-11 浏览量:1717

以下这段话是我在网上的PCB布局资料里看到的。有一些不理解,希望有大大能解释的简单清楚一些。谢谢

还有配图


那我还想问一点,单独的电源线的走线需要考虑以下这种因素吗?


电源线和地线的位置良好配合,可以降低电磁干扰(EMl)的可能性。如果电源线和地线配合不当,会设计出系统环路,并很可能会产生噪声。电源线和地线配合不当的PCB 设计示例如图2 所示。在此电路板上,使用不同的路线来布电源线和地线,由于这种不恰当的配合,电路板的电子元器件和线路受电磁干扰(EMI)的可能性比较大。

VVC和GND的在PCB中的布线走线规则VVC和GND的在PCB中的布线走线规则



0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
最佳答案
  • 可以这样理解:电源和地线构成环路后,根据安培定则,产生磁场,这样就更容易受到外磁场干扰。
    • 发布于 2015-12-11
    • 举报
    • 评论 0
    • 0
    • 0

其他答案 数量:1
  • pcb布线环路接地是不是会产生干扰要看具体情况,一般弱信号接地、数字信号接地不会产生干扰,但模拟信号最好不要环路接地


    环路是否形成影响,主要是对地线的理解。教科书定义为:电路电位基准点的等电位体。实际地线电位不是恒定的。可以量测地线上各点间的电位,可能差异很大。所以Henry这个人又将地线定义为:信号流回源的低阻抗路径。通常电阻指的是在直流状态下导线对电流呈现的阻抗,而阻抗指的是交流下导线对电流的阻抗,主要是导线的电感引起的。 
    附件中的Io,Vo即因构成环路,且由环路电流而产生的。


    那我还想问一点,单独的电源线的走线需要考虑以下这种因素吗?


    这是需要考虑的,一旦有完整的环路电流,我们就会看见电磁干扰,电流越大影响越明显

    • 发布于2015-12-12
    • 举报
    • 评论 0
    • 0
    • 0

相关问题

问题达人换一批

VVC和GND的在PCB中的布线走线规则