• 已解决 73482 个问题
  • 已帮助 5993 位优秀工程师

如何通过电源去耦来保持电源进入集成电路(IC)的低阻抗?

b4e55165a868c6ca 2019-04-17 浏览量:544
如放大器和转换器等模拟集成电路具有至少两个或两个以上电源引脚。对于单电源器件,其中一个引脚通常连接到地。如ADC和DAC等混合信号器件可以具有模拟和数字电源电压以及I/O电压。像FPGA这样的数字IC还可以具有多个电源电压,例如内核电压、存储器电压和I/O电压。如何通过电源去耦来保持电源进入集成电路(IC)的低阻抗?
0 0 收起

我来回答

上传资料:
选择文件 文件大小不超过15M(格式支持:doc、ppt、xls、pdf、zip、rar、txt)
最佳答案
  • 电源VCC那里通过一个电容滤波,不同的电源域使用不同的DCDC,然后在接地那里,首先整个电路就应该有模拟地,数字地那些,是模拟器件的就接模拟地,数字信号的就接数字地,对于要求较高的器件,在接地那里可以通过加一个电感去耦
    • 发布于 2019-04-19
    • 举报
    • 评论 0
    • 0
    • 0

其他答案 数量:1
  • pcb电源走线尽可能粗一些4层板的话可以走内电层,还有就是在芯片电源引脚边上添加旁路电容和滤波电容,电源ic到芯片电源引脚距离不要太远

    • 发布于2019-04-17
    • 举报
    • 评论 0
    • 0
    • 0

相关问题

问题达人换一批

如何通过电源去耦来保持电源进入集成电路(IC)的低阻抗?