IDT_VC5-EVB-Schemat_SCH_20140307.pdf

  • 浏览量:471
  • 下载量:0
  • 资料大小:844.86 KB
  • 日期:2016-07-25
  • 上传者:chen0000009
  • 分享
  • 评论
  • 举报
  • 收藏

资料描述

    参考设计描述
    该参考设计电路板可用于评估idt5p49v5901功能。5p49v5901是属于idt versaclock5家族的可编程时钟发生器。它被设计满足高性能应用。该设备产生的频率来源于一个单一的参考时钟。基准时钟可以来自两个冗余时钟输入中的一个。一个无毛刺手动切换功能允许在正常运行期间选择的冗余时钟之一。该设备的环路带宽,输出到输出偏移,摆率控制,和晶体负载电容可以通过其i2c接口进行编程。这5p49v5901评估板在整个12khz至20mhz集成范围内提供小于0.7ps rms相位抖动。因此,该设备满足pci express第一/第二/第三代,usb 3.0,和1g / 10g以太网的抖动要求。本主板具备四个能够通过使用idt计时指挥官软件生成任何输出频率的差分输出。该板有两个时钟基准,从板载晶振或clkin/clkinb连接器的外部晶振源。该评估板可通过外部工作台电源或者通过usb端口供电。
评论(0)

登录后可评论,请 登录注册

   
相关资料
换一换