IC芯片对EMI设计的影响

  • XSG
  • LV5工程师
  • |      2014-07-31 16:38:53
  • 浏览量 1447
  • 回复:15
  • 电磁兼容设计通常要运用各项控制技术,一般来说,越接近EMI源,实现EM控制所需的成本就越小。PCB上的集成电路芯片是EMI最主要的能量来源,因此,如果能够深入了解集成电路芯片的内部特征,可以简化PCB和系统级设计中的EMI控制。

    在考虑EMI控制时,设计工程师及PCB板级设计工程师首先应该考虑IC芯片的选择。集成电路的某些特征如封装类型、偏置电压和芯片的:工艺技术(例如CMoS、ECI)等都对电磁干扰有很大的影响。下面将着重探讨IC对EMI控制的影响。

    集成电路EMl来源

    PCB中集成电路EMI的来源主要有:数字集成电路从逻辑高到逻辑低之间转换或者从逻辑低到逻辑高之间转换过程中,输出端产生的方波信号频率导致的EMl信号电压和信号电流电场和磁场芯片自身的电容和电感等。

    集成电路芯片输出端产生的方波中包含频率范围宽广的正弦谐波分量,这些正弦谐波分量构成工程师所关心的EMI频率成分。最高EMI频率也称为EMI发射带宽,它是信号上升时间(而不是信号频率)的函数。

    计算EMI发射带宽的公式为:f=0.35/Tr

    式中,厂是频率,单位是GHz;7r是信号上升时间或者下降时间,单位为ns。

    从上述公式中可以看出,如果电路的开关频率为50MHz,而采用的集成电路芯片的上升时间是1ns,那么该电路的最高EMI发射频率将达到350MHz,远远大于该电路的开关频率。而如果汇的—上升时间为5肋Fs,那么该电路的最高EMI发射频率将高达700MHz。

    电路中的每一个电压值都对应一定的电流,同样每一个电流都存在对应的电压。当IC的输出在逻辑高到逻辑低或者逻辑低到逻辑高之间变换时,这些信号电压和信号电流就会产生电场和磁场,而这些电场和磁场的最高频率就是发射带宽。电场和磁场的强度以及对外辐射的百分比,不仅是信号上升时间的函数,同时也取决于对信号源到负载点之间信号通道上电容和电感的控制的好坏,因此,信号源位于PCB板的汇内部,而负载位于其他的IC内部,这些IC可能在PCB上,也可能不在该PCB上。为了有效地控制EMI,不仅需要关注汇;芭片自身的电容和电感,同样需要重视PCB上存在的电容和电感。

    当信号电压与信号回路之间的锅合不紧密时,电路的电容就会减小,因而对电场的抑制作用就会减弱,从而使EMI增大;电路中的电流也存在同样的情况,如果电流同返回路径之间锅合不;佳,势必加大回路上的电感,从而增强了磁场,最终导致EMI增加。这充分说明,对电场控制不佳通常也会导致磁场抑制不佳。用来控制电路板中电磁场的措施与用来抑制IC封装中电磁场的措施大体相似。正如同PCB设计的情况,IC封装设计将极大地影响EMI。

  • 0
  • 收藏
  • 举报
  • 分享
我来回复

登录后可评论,请 登录注册

所有回答 数量:15
将夜 2016-01-06
谢谢分享!!
0   回复
举报
发布
彼岸花 2015-12-07
谢谢分享!
0   回复
举报
发布
apple 2015-07-15
顶一个!!
0   回复
举报
发布
苦咖啡 2015-06-05
顶起来!!
0   回复
举报
发布
XSG 2014-08-22
谢谢支持
0   回复
举报
发布
helen 2014-08-21
帮顶一个!!
0   回复
举报
发布
一地鸡毛 2014-08-20
谢谢分享,帮顶一个!!
0   回复
举报
发布
蝙蝠魔 2014-08-19
帮顶一个哦!谢谢分享!!
0   回复
举报
发布
Kiteyi 2014-08-18
帮顶一个!!
0   回复
举报
发布
balala 2014-08-15
帮顶,楼主辛苦!!
0   回复
举报
发布
查看更多
x
收藏成功!点击 我的收藏 查看收藏的全部帖子