模拟噪声分析,一定要躲开的11个误区!

  • 梅子74
  • LV3工程师
  • |      2016-12-12 20:37:43
  • 浏览量 863
  • 回复:1
噪声是模拟电路设计的一个核心问题,它会直接影响能从测量中提取的信息量,以及获得所需信息的经济成本。遗憾的是,关于噪声有许多混淆和误导信息,可能导致性能不佳、高成本的过度设计或资源使用效率低下。以下是模拟设计中噪声分析的11个由来已久的误区,注意一定不要中招哦~ (误区详解:https://ezchina.analog.com/thread/14869 误区一:降低电路中的电阻值总是能改善噪声性能 误区二:所有噪声源的噪声频谱密度可以相加,带宽可以在最后计算时加以考虑 误区三:手工计算时必须包括每一个噪声源 误区四:应挑选噪声为ADC 1 / 10 的ADC驱动器 误区五:直流耦合电路中必须始终考虑1/f噪声 误区六: 因为1/f噪声随着频率降低而提高,所以直流电路具有无限大噪声 误区七:噪声等效带宽会使噪声倍增 误区八:电压噪声最低的放大器是最佳选择 误区九:在第一级提供大部分增益可实现最佳噪声性能 误区十:给定阻值时,所有类型电阻的噪声相同 误区十一:给定足够长的采集时间,均值法可将噪声降至无限小
  • 0
  • 收藏
  • 举报
  • 分享
我来回复

登录后可评论,请 登录注册

所有回答 数量:1
mingming 2016-12-13
好技术,顶起
0   回复
举报
发布
x
收藏成功!点击 我的收藏 查看收藏的全部帖子