宫梓萱
获得 41 次赞
帮助过112人
你这个需要不科学,不能做。正如楼下所说的,5ns就是200Mhz频率了。f103的频率只有72Mhz啊。建议使用FPGA实现。另外说一句,据我所知,CPLD不能做,因为CPLD是没有锁相环的,你不可能找一个200Mhz的晶振吧。因此楼下的用cpld做是错误的说法,具有误导性。对你有帮助的话,请设最佳
我感觉现在是什么都在涨价。按着趋势,不仅国外mcu涨,国内的mcu也会跟着涨价的。主要是上游的晶圆涨价了。现在面板也在涨价,而且涨价幅度很大。
这个东西我没做过,不过难度应该很大,因为SDRAM对时序要求很严格。不过也不是说不能做,你首先需要对你的SDRAM硬件的时序了解清楚,这个很关键,然后再使用io模拟时序,最好能够使用一台逻辑分析仪,看检查你的时序。因为不可能一下看就能成功,需要不断的调试。建议你可以看下FPGA对SDRAM的控制思路,有借鉴作用的。
楼下的方法比较好,但是专业性强,感觉不适合小白。我以前的经验是,拍照法,首先你要把PCBA拍照,然后把一些遮蔽线路的器件拆掉,再进行详细清晰拍照。通过照片和通断测试以及器件的连接电路图的方法来进行测试。首先说不管哪个方法,抄板的工作量是很大的,如果线路密度不大,随便抄,但是密度上来了,难度就很大。如果有条件还是建议给专门的公司处理。
这样给你说吧,只要是按照正常的流程出的产品,那就都会符合国家的相关标准的,是安全的。这个辐射问题你也不用担心,给你两个建议:1.将无线路由器放置的远一点,大于三四米就行,只要不在身体旁边。2.将无线路由器的发射功率调到最小,以自己能正常接收到信号为标准。
代码不拿出来不好告诉你啊,另外给你一个重要的参考信息例如:float a=5;mcu可能识别出4.999999,这就是个精度问题。假入你判断 if(a<5) 这是可能会一直进入这个if里这只是个可能啊,具体还是要看你代码。
一般来讲,50HZ干扰是随处可见。我这里推荐两种方案:1.给关键敏感信号添加金属屏蔽罩。2.添加50HZ陷波电路,就是专滤50hz这个点的信号。如果是有线转导的干扰,在导线上添加磁珠应该也有效果。