头像-12139

Eagleson[size=4] 日拱一卒,功不唐捐 为者常成,行者常至 [/size] 兰生幽谷,不为莫服而不芳;舟行江海,不为莫乘而不浮;君子行义,不为莫知而止休

  • 广东省深圳市
  • 单片机 嵌入式 FPGA/CPLD LED/显示
  • 工控电子

个人成就

获得 236 次赞

帮助过488人

xilinx与altera中fpga配置原理不同

在FPGA开发中,应当用“描述”语言而不是“编程”语言来描述你的硬件设计;用硬件描述语言(HDL)或者原理图等手段描述的是硬件系统的逻辑连接关系。你需要将正确的硬件描述通过开发工具转换成FPGA中逻辑单元之间的连接关系,形成一个配置数据文件,然后将这个配置数据文件下载到FPGA中,才能在FPGA中实现你的硬件设计。有些教材中,也将配置的过程称之为“编程”。但这只是借用软件编程的名词而已,其物理含义与软件中的编程完全不同。

altera FPGA板子电源芯片输出到地电阻很低,正常么?

方便的话可以贴出 电源部分 原理图看看

帮忙分析一下时序,这个SPI器件极性和相位这样设置对吗

嗯,那么你的主设备也同样的 CPHA 和CPOL设置 就可以了

如何测试高速差分信号

1一般是使用示波器进行,主要测试波形幅度、边沿和毛刺等,通过测试波形的参数,可以看出幅度、边沿时间等是否满足器件接口电平的要求,有没有存在信号毛刺等2眼图测试是常用的测试手段,特别是对于有规范要求的接口,比如USB、Ethernet、SATA、HDMI,还有光接口等。这些标准接口信号的眼图测试,主要是用带MASK(模板)的示波器,包括通用示波器,采样示波器或者信号分析仪,这些示波器内置的时钟提取功能,可以显示眼图,对于没有MASK的示波器,可以使用外接时钟进行触发。​3TDR测试目前主要使用于PCB(印制电路板)信号线、以及器件阻抗的测试,比如单端信号线,差分信号线,连接器线缆等。​4时序测试​ 华为有一个很不错的硬件时序测试手册

Quartus ii 13.1 无法仿真

一般需要注意的和设置的也就下面两个图中标出来了,题主检查一下

使用VS软件,编译报错:类型 “xxx”同时存在于xxx

原因是:重复了,两个dll中,有重复的函数解决办法:删掉其中一个,旧版本的那个

连接不上仿真器的问题

根据参考手册的内容:在烧写的时候除了 BOOT[1:0]=11方式之外都可以烧写,但是烧写玩要启动的话就选择第一种“主闪存存储器”方式启动。BOOT1可选择为0,这样两种启动方式通过BOOT0选择。BOOT0=0就是正常启动你烧写的程序;BOOT0=1就启动片内的引导程序,这时可以通过串口来烧写程序。